Partagez sur
STAGE Etude technologique du procédé avancé 28nm-FD SOI et son application pour la conception d’une référence de tension bandgap
Date de mise à jour de l’offre
SCALINX :
PME innovante opérant dans le domaine du semi-conducteurs et spécialisé en conception de circuits intégrés spécifiques pour les marchés Industriels, les Communications et la Défense. Nous délivrons des puces pour la conversion du signal basée sur une technologie propriétaire qui permet de réduire la consommation d'énergie.
Description de la mission
L’équipe SCALINX est à la recherche d’un candidat dynamique et motivé pour un stage de 6 mois en conception de circuit intégré spécifique dans une technologie CMOS 28nm FD-SOI. Le candidat étudiera les spécificités du procédé technologique et son application pour la conception d’une référence de tension bandgap dédiée à des convertisseurs de données (Convertisseur Analogique-Numérique et/ou Convertisseur Numérique-Analogique). Durant ce stage, le candidat abordera la conception et la simulation au niveau transistor ainsi le layout de la fonction étudiée. Intégré dans l’équipe de R&D, il travaillera en étroite collaboration avec les concepteurs de circuits Analogique et Mixte.
Description des tâches
• Etude des particularités et des composants du procédé.
• Etude des possibilités d’amélioration de performances d’une référence de tension bandgap en utilisant les composants du procédé.
• Conception du schéma électrique et simulation sous environnement CAO de Cadence.
• Vérification des performances obtenues avec le circuit conçu.
• Etude de floorplan du layout physique en fonction des performances électriques critiques.
• Réaliser le layout en respectant les règles de fabrication (DRC) et vérifier la conformité avec le schéma électrique (LVS) (optionnel).
Description des tâches
• Etude des particularités et des composants du procédé.
• Etude des possibilités d’amélioration de performances d’une référence de tension bandgap en utilisant les composants du procédé.
• Conception du schéma électrique et simulation sous environnement CAO de Cadence.
• Vérification des performances obtenues avec le circuit conçu.
• Etude de floorplan du layout physique en fonction des performances électriques critiques.
• Réaliser le layout en respectant les règles de fabrication (DRC) et vérifier la conformité avec le schéma électrique (LVS) (optionnel).
Profil recherché
Elève en dernière année d'école d'ingénieurs ou Master avec une spécialisation en Electronique/Micro-életronique
Niveau de qualification requis
Bac + 4/5 et +
Les offres de stage ou de contrat sont définies par les recruteurs eux-mêmes.
En sa qualité d’hébergeur dans le cadre du dispositif des « 100 000 stages », la Région Île-de-France est soumise à un régime de responsabilité atténuée prévu aux articles 6.I.2 et suivants de la loi n°2204-575 du 21 juin 2004 sur la confiance dans l’économie numérique.
La Région Île-de-France ne saurait être tenue responsable du contenu des offres.
Néanmoins, si vous détectez une offre frauduleuse, abusive ou discriminatoire vous pouvez la signaler
en cliquant sur ce lien.
-
EmployeurSCALINX
-
Secteur d’activité de la structureEmploi - Economie - Innovation - Numérique
-
Effectif de la structureDe 21 à 50 salariés
-
Site internet de la structurehttps://www.scalinx.com
-
Type de stage ou contratStage d'immersion en milieu professionnel dans le cadre de la formation professionnelle continue
-
Date prévisionnelle de démarrage
-
Durée du stage ou contratPlus de 4 mois et jusqu'à 6 mois
-
Le stage est-il rémunéré ?Oui
-
Niveau de qualification requis
Bac + 4/5 et + -
Lieu du stage27 rue de la Vistule 3ième étage
75013
75013 PARIS 13E ARRONDISSEMENT -
Accès et transportsmétro Maison blanche